Sayısal Devreler (Lojik Devreleri) Lisans: http://creativecommons.org/licenses/by-nc-nd/3.0/

#### Tümleştirilmiş Kombinezonsal Devre Elemanları

Sayısal sistemlerin gerçekleştirilmesinde çokça kullanılan lojik devreler, lojik bağlaçların bir araya getirilmesiyle tümleştirilmiş devre (entegre devre, tümdevre) (integrated circuit -IC) olarak üretilirler ve satılırlar.

Bağlaçlar yerine bu hazır devrelerin kullanılması tasarımları kolaylaştırır.

Tümdevreler içerdikleri kapı sayısına göre çeşitli gruplara ayrılırlar.

#### Tümleştirme düzeylerine göre gruplama:

- · Küçük Ölçekli Tümleştirme (Small-Scale Integration SSI): Bu gruptaki tümdevreler 10 taneden az lojik kapı içerirler. Örneğin 7400 4 adet TVE kapısı içerir.
- · Orta Ölçekli Tümleştirme (Medium-Scale Integration MSI): Bu gruptaki tümdevreler 10 ile 1000 tane arasında lojik kapı içerirler. Toplayıcı, veri seçici, kod çözücü elemanlar bu gruba girer.
- · Büyük Ölçekli Tümleştirme (Large-Scale Integration LSI): Bu gruptaki tümdevreler binler mertebesinde lojik kapı içerirler. Mikroişlemciler, bellekler bu grupta yer alırlar.
- · Çok Büyük Ölçekli Tümleştirme (Veri Large-Scale Integration VLSI): Bu gruptaki tümdevreler yüzbinlerce ve daha fazla sayıda lojik kapı içerirler. Örnek: Gelişmiş mikroişlemciler ve büyük bellek tümdevreleri. http://akademi.itu.edu.tr/buzluca 2000-201

2000-2015 Feza BUZLUCA

Yarım Toplayıcı (Half Adder): İki adet birer bitlik sayıyı toplayan bir devredir. a b c s 0 0 0 0 a: Birinci Savı b: İkinci Sayı **→** S 0 1 0 1 s: Sonuç Toplayıcı 1 0 0 1 c: Elde Çıkışı Doğruluk tablosundan devrenin b ifadesi elde edilir. s= ab' + a'b c= ab Bu devre yanda gösterildiği gibi YA DA (DARVEYÁ) (EXOR) bağlacı kullanılarak da gerçeklenebilir. s= a ⊕ b c= ab @ **(99**) http://akademi.itu.edu.tr/buzluca 2000-2015 Feza BUZLUCA

Savisal Devreler (Loiik Devreleri)































Sayısal Devreler (Lojik Devreleri)











Sayısal Devreler (Lojik Devreleri)

http://akademi.itu.edu.tr/buzluca

Kod çözücülerin kullanımına ilişkin bir örnek

## Sayısal Devreler (Lojik Devreleri)

### Programlanabilir Lojik Elemanlar (Programmable Logic Device- PLD)

Günümüzde karmaşık sayısal devreler programlanabilir lojik elemanlar kullanılarak gerçeklenirler.

Bu elemanlar, içinde çok sayıda lojik bağlaç bulunduran tümdevrelerdir (birkaç yüz -birkaç milyon). Bazılarının içinde bellek elemanları da (flip-flop) bulunur.

Tasarımcı bir "programlama" dili ve cihazı kullanarak bu bağlaçların arasında belli sınırlar içinde istediği bağlantıları gerçekleştirebilir

Böylece sadece tek bir tümdevre kullanılarak karmaşık lojik devreler gerçekleştirilebilir.

Programlanabilir lojik elemanların çeşitli türleri vardır:

- Programmable Logic Array PLA
- Programmable Array Logic PAL
- · Generic Array Logic GAL
- · Complex PLD CPLD
- Field-Programmable Gate Array FPGA

Sayısal Devreler (Lojik Devreleri) Programlama: Bu elemanların iç yapılarının düzenlenebilmesi (programlama) için lojik kapılar arasındaki bağlantı noktalarında "sigortalar" (fuse) bulunur. İlk PLD türlerinde (PLA, PAL) bipolar transistörler (Bkz. Bölüm 9) kullanılmıştır. Bu elemanlarda sigortalar sadece bir defa kopartılarak programlama yapılabilir. Günümüz elemanlarında (GAL, CPLD, FPGA) CMOS transistörler ve programlama için bellek elemanları kullanılmaktadır. Bu elemanlar defalarca silinip progra Bu elemanları programlamak için çeşitli donanım betimleme dilleri (*Hardware Description Language* – **HDL**) ve cihazlar kullanılır. HDL örnekleri: PALASM ABEL Verilog VHDL (Veri high speed integreated circuits HDL)

@080

2000-2015 Feza BUZLUCA

2000-2015 Feza BUZLUCA http://akademi.itu.edu.tr/buzluca













Sayısal Devreler (Lojik Devreleri)

# Genel Dizi Lojiği (Generic Array Logic - GAL)

PAL ile benzer özellikler taşır.

İç yapısı CMOS transistörlerden oluşmaktadır. Defalarca silinerek tekrar

İlk olarak Lattice Semiconductor firması tarafından oluşturulmuştur.

Örnek: GAL16V8

#### Karmaşık PLD (Complex PLD - CPLD)

Aynı tümleşik devrenin içinde birden fazla PLD ( $\it macro\ cell$ ) bulunur.

Her bir PLD, GAL özelliklerine sahiptir.

Toplam kapı sayısı birkaç bin ile birkaç yüz bin arasındadır.

Hem PLD'lerin iç yapıları hem de aralarındaki bağlantılar programlanabilir.

Örnek: Atmel ATF1500

32 giriş/çıkış + 4 giriş

32 adet PLD (macro cell) içerir.

http://akademi.itu.edu.tr/buzluca

2000-2015 Feza BUZLUCA

Sayısal Devreler (Lojik Devreleri)

# Sahada Programlanabilir Kapı Dizisi

(Field-Programmable Gate Array - FPGA)

Çok sayıda işlevsel blok ve bloklar arasındaki bağlantılardan oluşurlar.

Defalarca silinerek tekrar programlanabilir.

Toplam kapı sayısı birkaç bin ile birkaç milyon arasındadır.

Karmaşık sayısal devrelerin (örneğin özel amaçlı mikroişlemciler) gerçeklenmesinde kullanılırlar.

 $\ensuremath{\mathsf{CPLD'}}$ lere göre daha esnek ve daha yeteneklidirler ancak gecikmeleri ve maliyetleri daha yüksektir.

Örnek: Atmel AT6010

204 giriş/çıkış

30000 bağlaç

http://akademi.itu.edu.tr/buzluca

@ **(90)** 

2000-2015 Feza BUZLUCA